一区二区三区精品道_亚洲国产精品久久水玲珑_亚洲午夜一区二区三区_人妻女同性恋一区_免费美女视频久久久久_一区二区三区毛AAAA片特级_果贷一区二区三区在线_樱桃视频免费观看

您好,歡迎踏入金洛鑫電子有限公司

金洛鑫公眾號 金洛鑫公眾號 | 關于金洛鑫| 添加收藏| 網站地圖| 會員登錄| 會員注冊

熱門關鍵詞 : 聲表面濾波器陶瓷諧振器熱敏晶體熱敏晶振嘉碩晶振大河晶振亞陶晶振加高晶振TCXO晶振霧化片

當前位置首頁 » 常見問題 » 終止LVDS與LVPECL晶振阻抗不匹配的3種方法

終止LVDS與LVPECL晶振阻抗不匹配的3種方法

返回列表 來源:金洛鑫 瀏覽:- 發布日期:2019-08-17 11:01:36【
分享到:

LVDSLVPECL都是最常見的差分晶振輸出邏輯,可以利用兩種相反的信號消除共噪模式,從而達到低相位噪聲的設計目的.通常差分輸出可以應用到任何一種晶體振蕩器身上,市面上常見的LVDSLVPECL振蕩器類型,主要有VCXO,OCXOSPXO3.ACMOS和低阻抗輸出的快速轉換,當器件用于驅動阻抗大的阻抗導致阻抗不匹配時,必須使用適當的端接技術.通常用于解決電壓反射的問題,這基本上會導致電壓反射問題時鐘波形以及過沖和下沖的步驟.這種影響可能導致數據的錯誤時鐘,以及更高的EMI和系統噪聲.由于PCB走線的長度和負載配置,還需要終止.有三種終止時鐘軌跡的通用方法,即將LVDS高精度振蕩器的輸出阻抗與線路阻抗相匹配的過程:

-系列終端

-上拉/下拉終端

-并聯AC終端

方法1:系列終止

在串聯終端中,阻尼電阻靠近時鐘信號源放置.Rs的值必須滿足以下要求:

終止LVDS與LVPECL晶振阻抗不匹配的3種方法

大多數Q-Tech晶振都有一個內置串聯電阻,典型值介于10Ω和50Ω之間.如果需要額外的電阻,則應將電阻放置在盡可能靠近時鐘源的位置.大值電阻可能會增加上升和下降時間,并且與負載和頻率有關.

終止LVDS與LVPECL晶振阻抗不匹配的3種方法

戴維寧終端最常用于PECL邏輯,其負載阻抗為50Ω.

方法3:并行終止

在并聯終端中,R-C組合放置在負載處.必須仔細選擇電容值,通常小于50pF.建議不要使用此端接,因為它會降低時鐘的上升和下降時間,盡管它不會消耗直流電流.

終止LVDS與LVPECL晶振阻抗不匹配的3種方法

LVPECLLVDS

LVPECLLVDS輸出晶體振蕩器提供了優于HCMOSTTL技術的優勢,具有低成本,高速快速上升和下降時間,低功耗和低抖動.LVDS具有最低的差分擺幅,典型電壓擺幅為350mV,典型偏移電壓為1.25V以上.

終止LVDS與LVPECL晶振阻抗不匹配的3種方法

PCB的關鍵指南

-RF信號對噪聲非常敏感.必須小心對待發生和反射的可能性.

-阻抗匹配對RF至關重要.PCB設計人員必須考慮保持線路阻抗為50Ω;驅動器輸出50Ω,傳輸時50Ω,接收器50Ω.

-必須盡量減少回損.這種損失是由信號反射或振鈴引起的.返回是返回電流所采用的路徑.

終止LVDS與LVPECL晶振阻抗不匹配的3種方法

由傳輸線上的阻抗不匹配產生的振鈴

-Vcc和地之間添加去耦電容,并將它們置于石英晶體振蕩器Vcc電源附近.需要去耦電容器以減少可能傳輸到時鐘信號的噪聲.

-記住串擾因素.隨著系統性能和電路板密度的增加,串擾問題以及如何處理它變得更加重要.串擾是由于互感和并聯電容而在相鄰導體之間傳遞能量.

-同時保持信號走線盡可能遠.

-線與eah其他線平行的距離應保持最小值.

-避免在軌跡上形成90°直角彎曲.除非必要,否則盡量保持筆直,或保持45°切割痕跡.

終止LVDS與LVPECL晶振阻抗不匹配的3種方法

避免90°直角          彎曲使用45°角彎

LVDSLVPECLQQNOT之間的差分走線長度應相等,以避免阻抗不匹配和不同的傳播延遲時間.

推薦閱讀

    【本文標簽】:晶振阻抗 LVDS Oscillator 差分LVPECL振蕩器
    【責任編輯】:金洛鑫版權所有:http://m.mimatsu-osaka.com轉載請注明出處